硬汉嵌入式论坛

 找回密码
 立即注册
查看: 192|回复: 1
收起左侧

Design Conductor : AI自主构建 1.5 GHz 可运行 Linux 的 RISC-V CPU

[复制链接]

1万

主题

7万

回帖

12万

积分

管理员

Rank: 9Rank: 9Rank: 9

积分
121986
QQ
发表于 2026-3-30 00:21:09 | 显示全部楼层 |阅读模式
https://arxiv.org/abs/2603.08716

Design Conductor应用前沿模型的能力,端到端地构建半导体——即从概念到完成验证、可流片的 GDSII(版图 CAD 文件)。在 12 小时内,DC 完全自主地构建了一个完整 RISC-V CPU(我们称之为 VerCore)的多个微架构变体,该 CPU 基于一份 219 词的需求文档,实现了 1.48 GHz 的时序收敛(采用 rv32i-zmmul 指令集,使用 ASAP7 PDK)。VerCore 的 CoreMark 得分为 3261。从历史角度看,这大致相当于 2011 年中期发布的英特尔赛扬 SU2300 处理器(主频 1.2 GHz)。据我们所知,这是首次由自主智能体从规格到 GDSII 完整构建出可工作的 CPU。






回复

使用道具 举报

21

主题

283

回帖

346

积分

高级会员

积分
346
发表于 2026-3-30 10:07:18 | 显示全部楼层
本帖最后由 yunqi 于 2026-3-30 10:08 编辑

真强悍。
大家一般怎么用AI写代码
有的同事在做详细需求
  • 先明确需求,而非直接写代码
    先梳理出详细、结构化的需求文档(或功能说明),作为给AI的“输入”。
  • 用AI生成整体框架
    基于清晰的需求,让AI产出项目的骨架、模块划分、核心接口等,避免一开始就陷入细节。
  • 以“反馈驱动迭代”的方式逐步完善
    在框架基础上,通过不断向AI提出修改、补充、重构的指令,像搭积木一样一层层叠加功能,每次只聚焦一个小范围。
  • 最后进行局部打磨与优化
    在整体结构稳定后,再针对性能、边界条件、代码风格等细节做精细化调整。


回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

QQ|小黑屋|Archiver|手机版|硬汉嵌入式论坛

GMT+8, 2026-4-10 19:23 , Processed in 0.428018 second(s), 24 queries .

Powered by Discuz! X3.4 Licensed

Copyright © 2001-2023, Tencent Cloud.

快速回复 返回顶部 返回列表